楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)

來源: 發(fā)布時間:2025-08-05

實際上從數(shù)學關(guān)系來看,INL的微分結(jié)果即是DNL, DNL的積分結(jié)果即是INL 。5.單調(diào)性:單調(diào)性是指數(shù)模轉(zhuǎn)換器輸入在逐漸增加時,輸出也是逐步增加的,若輸入增加,輸出卻減小,此時即呈現(xiàn)非單調(diào)性,如圖4左是單調(diào)性的,圖4右是非單調(diào)性的,此時DNL會小于-1LSB6.信噪比(SNR:即信號功率比上噪聲功率(dB),前面己經(jīng)證實過,理想N位數(shù)模轉(zhuǎn)換器SNRMax=6.02N+1.76 dB,實際SNR會小于理想值。7.信噪失真比(SNDR):即信號功率比上噪聲功率加諧波功率(dB ),噪聲包含量化噪聲和干擾噪聲等等,失真則是因數(shù)模轉(zhuǎn)換器的非線性輸出一輸入關(guān)系所引起的,在頻譜上出現(xiàn)信號諧波??梢圆杉B續(xù)變化、帶寬受限的信號,然后可以通過插值將轉(zhuǎn)換后的離散信號還原為原始信號。楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)

楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu),數(shù)模轉(zhuǎn)換器

DAC主要由數(shù)字寄存器、模擬電子開關(guān)、位權(quán)網(wǎng)絡(luò)、求和運算放大器和基準電壓源(或恒流源)組成。用存于數(shù)字寄存器的數(shù)字量的各位數(shù)碼,分別控制對應(yīng)位的模擬電子開關(guān),使數(shù)碼為1的位在位權(quán)網(wǎng)絡(luò)上產(chǎn)生與其位權(quán)成正比的電流值,再由運算放大器對各電流值求和,并轉(zhuǎn)換成電壓值 [1]。根據(jù)位權(quán)網(wǎng)絡(luò)的不同,可以構(gòu)成不同類型的DAC,如權(quán)電阻網(wǎng)絡(luò)DAC、R–2R倒T形電阻網(wǎng)絡(luò)DAC和單值電流型網(wǎng)絡(luò)DAC等。權(quán)電阻網(wǎng)絡(luò)DAC的轉(zhuǎn)換精度取決于基準電壓VREF,以及模擬電子開關(guān)、運算放大器和各權(quán)電阻值的精度。它的缺點是各權(quán)電阻的阻值都不相同,位數(shù)多時,其阻值相差甚遠,這給保證精度帶來很大困難,特別是對于集成電路的制作很不利,因此在集成的DAC中很少單獨使用該電路 [1]。寶山區(qū)智能數(shù)模轉(zhuǎn)換器量大從優(yōu)主要的輸出選項是CMOS(互補金屬氧化物半導(dǎo)體)、LVDS(低壓差分信令),以及CML(電流模式邏輯) [2]。

楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu),數(shù)模轉(zhuǎn)換器

轉(zhuǎn)換時間轉(zhuǎn)換時間是指A/D轉(zhuǎn)換器從轉(zhuǎn)換控制信號到來開始,到輸出端得到穩(wěn)定的數(shù)字信號所經(jīng)過的時間 [7]。不同類型的轉(zhuǎn)換器轉(zhuǎn)換速度相差甚遠。其中并行比較A/D轉(zhuǎn)換器的轉(zhuǎn)換速度比較高,8位二進制輸出的單片集成A/D轉(zhuǎn)換器轉(zhuǎn)換時間可達到50ns以內(nèi),逐次比較型A/D轉(zhuǎn)換器次之,它們多數(shù)轉(zhuǎn)換時間在10-50μs以內(nèi)。間接A/D轉(zhuǎn)換器的速度**慢,如雙積分A/D轉(zhuǎn)換器的轉(zhuǎn)換時間大都在幾十毫秒至幾百毫秒之間。在實際應(yīng)用中,應(yīng)從系統(tǒng)數(shù)據(jù)總的位數(shù)、精度要求、輸入模擬信號的范圍以及輸入信號極性等方面綜合考慮A/D轉(zhuǎn)換器的選用 [7]。

D/A轉(zhuǎn)換器由數(shù)碼寄存器、模擬電子開關(guān)電路、解碼網(wǎng)絡(luò)、求和電路及基準電壓幾部分組成。數(shù)字量以串行或并行方式輸入、存儲于數(shù)碼寄存器中,數(shù)字寄存器輸出的各位數(shù)碼,分別控制對應(yīng)位的模擬電子開關(guān),使數(shù)碼為1的位在位權(quán)網(wǎng)絡(luò)上產(chǎn)生與其權(quán)值成正比的電流值,再由求和電路將各種權(quán)值相加,即得到數(shù)字量對應(yīng)的模擬量。按解碼網(wǎng)絡(luò)結(jié)構(gòu)不同T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器相關(guān)示圖倒T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器權(quán)電流D/A轉(zhuǎn)換器權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器按模擬電子開關(guān)電路的不同CMOS開關(guān)型D/A轉(zhuǎn)換器(速度要求不高)雙極型開關(guān)D/A轉(zhuǎn)換器 電流開關(guān)型(速度要求較高)ECL電流開關(guān)型(轉(zhuǎn)換速度更高)這個速率稱為轉(zhuǎn)換器的采樣率(samplingrate)或采樣頻率(samplingfrequency) [2]。

楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu),數(shù)模轉(zhuǎn)換器

當D1單獨作用時,T型電阻網(wǎng)絡(luò)如圖9-5中的圖(a)所示,其d點左下電路的戴維寧等效如圖9-5中的圖(b)所示。同理,D2單獨作用時d點左下電路的戴維寧等效電源如圖9-5中的圖(c)所示;D3單獨作用時d點左下電路的戴維南等效電源如圖9-5中的圖(d)所示。故D1、D2、D3單獨作用時轉(zhuǎn)換器的輸出分別為 [4]T型電阻網(wǎng)絡(luò)由于只用了R和2R兩種阻值的電阻,因此其精度易于提高,也便于制造集成電路。但是,T型電阻網(wǎng)絡(luò)也存在以下缺點:在工作過程中,T型網(wǎng)絡(luò)相當于一根傳輸線,從電阻開始到運放輸入端建立起穩(wěn)定的電流電壓為止需要一定的傳輸時間,當輸入數(shù)字信號位數(shù)較多時,將會影響D/A轉(zhuǎn)換器的工作速度。另外,電阻網(wǎng)絡(luò)作為轉(zhuǎn)換器參考電壓VR的負載電阻將會隨二進制數(shù)D的不同有所波動,參考電壓的穩(wěn)定性可能因此受到影響。所以實際中,常用下面的倒T型D/A轉(zhuǎn)換器。對于單極性D/A轉(zhuǎn)換,模擬輸出的理想值為零伏點。長寧區(qū)質(zhì)量數(shù)模轉(zhuǎn)換器量大從優(yōu)

權(quán)電阻網(wǎng)絡(luò)DAC的轉(zhuǎn)換精度取決于基準電壓VREF,以及模擬電子開關(guān)、運算放大器和各權(quán)電阻值的精度。楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)

根據(jù)信號與系統(tǒng)的理論,數(shù)字階梯狀信號可以看作理想沖激采樣信號和矩形脈沖信號的卷積,那么由卷積定理,數(shù)字信號的頻譜就是沖激采樣信號的頻譜與矩形脈沖頻譜(即Sa函數(shù))的乘積。這樣,用Sa函數(shù)的倒數(shù)作為頻譜特性補償,由數(shù)字信號便可恢復(fù)為采樣信號。由采樣定理,采樣信號的頻譜經(jīng)理想低通濾波便得到原來模擬信號的頻譜。一般實現(xiàn)時,不是直接依據(jù)這些原理,因為尖銳的采樣信號很難獲得,因此,這兩次濾波(Sa函數(shù)和理想低通)可以合并(級聯(lián)),并且由于這各系統(tǒng)的濾波特性是物理不可實現(xiàn)的,所以在真實的系統(tǒng)中只能近似完成。楊浦區(qū)優(yōu)勢數(shù)模轉(zhuǎn)換器量大從優(yōu)

上海集震電子科技有限公司是一家有著先進的發(fā)展理念,先進的管理經(jīng)驗,在發(fā)展過程中不斷完善自己,要求自己,不斷創(chuàng)新,時刻準備著迎接更多挑戰(zhàn)的活力公司,在上海市等地區(qū)的電子元器件中匯聚了大量的人脈以及客戶資源,在業(yè)界也收獲了很多良好的評價,這些都源自于自身的努力和大家共同進步的結(jié)果,這些評價對我們而言是最好的前進動力,也促使我們在以后的道路上保持奮發(fā)圖強、一往無前的進取創(chuàng)新精神,努力把公司發(fā)展戰(zhàn)略推向一個新高度,在全體員工共同努力之下,全力拼搏將共同集震供應(yīng)和您一起攜手走向更好的未來,創(chuàng)造更有價值的產(chǎn)品,我們將以更好的狀態(tài),更認真的態(tài)度,更飽滿的精力去創(chuàng)造,去拼搏,去努力,讓我們一起更好更快的成長!